High-speed DDR3-geheugencontrollers implementeren in een mid-range FPGA
Het implementeren van een hoge snelheid, zeer efficiƫnte DDR3-geheugencontroller in een FPGA is een formidabele taak. Tot voor kort ondersteunden slechts enkele high-end (lees: dure) FPGA's de bouwstenen die nodig zijn om betrouwbaar te interface met hoge snelheid DDR3-geheugenapparaten. Er wordt echter een nieuwe generatie mid-range FPGA's ontwikkeld.
Deze whitepaper onderzoekt de ontwerpuitdagingen, en hoe een bepaalde FPGA -familie, de LatticeECP3, het ontwerp van het DDR3 -geheugencontroller kan vergemakkelijken.
Download deze whitepaper voor meer informatie.
Lees verder
Door dit formulier in te dienen gaat u hiermee akkoord Lattice Semiconductor Corporation contact met u opnemen marketinggerelateerde e-mails of telefonisch. U kunt zich op elk moment afmelden. Lattice Semiconductor Corporation websites en communicatie is onderworpen aan hun privacyverklaring.
Door deze bron aan te vragen gaat u akkoord met onze gebruiksvoorwaarden. Alle gegevens zijn beschermd door onzePrivacyverklaring. Als u nog vragen heeft, kunt u mailen dataprotection@techpublishhub.com
Gerelateerde categorieƫn:Componenten, Stroom
Meer bronnen van Lattice Semiconductor Corporation
CMOS naar MIPI D-Phy Interface Bridge Soft IP...
MIPI D-phy is een praktische PHY voor typische camera- en weergavetoepassingen. Het is ontworpen om de traditionele parallelle bus te vervangen op ...
Serdes-interfaces met hoge snelheid in FPGA's...
Lattice Semiconductor heeft twee goedkope FPGA -families geĆÆntroduceerd met Serdes, de LatticeECP2M, geĆÆntroduceerd in 2007, en de meest recente ...
Platformbeheer met behulp van goedkope niet-v...
Power-up controle, algemene I/O-uitbreiding, spanningsniveau-vertaling en interface-overbrugging zijn gemeenschappelijke functies in telecominfrast...
